數字邏輯(衛朝霞、茹鵬編著書籍)

《數字邏輯》是2011年出版的圖書,作者是衛朝霞、茹鵬。

基本介紹

  • 中文名:數字邏輯
  • 適用領域範圍:數字積體電路實現工程所需的邏輯設計
  • 作者:衛朝霞、茹鵬
  • 定價:19.50元
  • ISBN:9787302234982
  • 印次:1-2
  • 出版日期:2011.04.01
  • 印刷日期:2012.07.26
內容簡介,圖書目錄,

內容簡介

“數字邏輯”課程是計算機科學與技術(類)學生必修的一門重要專業基礎課,在學科發展中起著承上啟下的作用,是學習“計算機組成原理”、“微機原理與接口技術”、“單片機原理與套用”等課程的基礎。另外,“數字邏輯”課程又是一門實踐性和套用性都很強的課程,隨著計算機技術的迅速發展以及數位技術的廣泛套用,新技術、新器件更新的速度加快,使得該課程處在知識更新快、套用範圍廣、邏輯功能強的發展趨勢中。本書結合以上特點,在介紹數字邏輯基礎知識的基礎上,系統闡述了數字系統中組合邏輯電路與時序邏輯電路的分析與設計方法,同時介紹了可程式技術在數字系統設計中的套用。其主要目的是使學生從對數字系統的了解開始,到能使用數字積體電路實現工程所需的邏輯設計,為今後從事系統軟硬體研製、開發和套用打下紮實的基礎。

圖書目錄

第1章數字邏輯基礎
1.1概述
1.1.1數字邏輯研究的對象及方法
1.1.2數字邏輯的套用與發展
1.1.3數字邏輯電路的分類
1.2數制及其轉換
1.2.1進位記數制
1.2.2數制轉換
1.3帶符號數的代碼表示
1.3.1原碼
1.3.2反碼
1.3.3補碼
1.3.4浮點數的表示
1.4編碼
1.4.1二十進制編碼
1.4.2可靠性編碼
1.4.3字元編碼
1.5本章小結
1.6習題
第2章邏輯代數基礎
2.1邏輯函式
2.1.1邏輯函式的基本概念
2.1.2邏輯函式的表示方法
2.2邏輯代數概述
2.2.1基本邏輯運算
2.2.2邏輯代數的基本定律
2.2.3邏輯代數的基本規則
2.2.4邏輯函式表達式的形式
2.3邏輯函式的化簡
2.3.1用代數法化簡邏輯函式
2.3.2用卡諾圖化簡邏輯函式
2.3.3邏輯函式化簡中兩個實際問題的考慮
2.4本章小結
2.5習題
第3章組合邏輯電路
3.1邏輯門電路的邏輯符號及其外部特性
3.1.1簡單邏輯門電路
3.1.2複合邏輯門電路
3.2組合邏輯電路的分析
3.2.1組合邏輯電路的分析步驟
3.2.2組合邏輯電路的分析實例
3.3組合邏輯電路的設計
3.3.1組合邏輯電路的設計步驟
3.3.2組合邏輯電路的設計實例
3.4中規模通用積體電路的邏輯設計
3.4.1加法器
3.4.2數值比較器
3.4.3編碼器和解碼器
3.4.4數據選擇器和數據分配器
3.4.5綜合套用實例
3.5組合邏輯電路的險象
3.5.1險象的產生
3.5.2險象的分類
3.5.3險象的判斷
3.5.4險象的消除
3.6本章小結
3.7習題
第4章觸發器
4.1觸發器概述
4.1.1觸發器的性質
4.1.2觸發器的分類
4.1.3現態與次態
4.2基本RS觸發器
4.2.1用與非門構成的基本RS觸發器
4.2.2用或非門構成的基本RS觸發器
4.3鐘控觸發器
4.3.1鐘控RS觸發器
4.3.2鐘控D觸發器
4.4主從觸發器
4.4.1主從RS觸發器
4.4.2主從JK觸發器
4.5邊沿觸發器
4.5.1邊沿D觸發器
4.5.2邊沿JK觸發器
4.6集成觸發器
4.6.1集成D觸發器
4.6.2集成JK觸發器
4.7T觸發器及T′觸發器
4.7.1T觸發器
4.7.2T′觸發器
4.8各類觸發器的轉換
4.9本章小結
4.10習題
第5章時序邏輯電路
5.1時序邏輯電路的結構模型與分類
5.1.1時序邏輯電路的結構模型
5.1.2時序邏輯電路的分類
5.2時序邏輯電路的分析
5.2.1同步時序邏輯電路的分析
5.2.2異步時序邏輯電路的分析
5.3時序邏輯電路的設計方法
5.3.1同步時序邏輯電路的設計
5.3.2異步時序邏輯電路的設計
5.4暫存器
5.4.1基本暫存器
5.4.2移位暫存器
5.4.3暫存器的套用
5.5計數器
5.5.1同步計數器
5.5.2異步計數器
5.5.3計數器的套用
5.6本章小結
5.7習題
第6章邏輯門電路
6.1半導體基礎
6.1.1半導體二極體
6.1.2半導體三極體
6.1.3場效應管
6.1.4開關特性
6.2TTL門電路
6.2.1TTL與非門
6.2.2集電極開路輸出門
6.2.3三態輸出門
6.2.4TTL門電路使用注意事項
6.3CMOS門電路
6.3.1常見CMOS門電路
6.3.2CMOS門電路使用注意事項
6.4本章小結
6.5習題
第7章半導體存儲器與可程式器件
7.1半導體存儲器
7.1.1隻讀存儲器
7.1.2隨機存取存儲器
7.2可程式器件
7.2.1概述
7.2.2可程式陣列邏輯(PAL)
7.2.3通用陣列邏輯(GAL)
7.2.4CPLD和FPGA
7.2.5ISP技術
7.3硬體描述語言
7.3.1概述
7.3.2VHDL/VerilogHDL的開發流程
7.3.3VHDL開發實例
7.4本章小結
7.5習題
附錄A常用邏輯門國標符號與非國標符號對照表
附錄B常用TTL型中小規模積體電路晶片型號索引
附錄C常用MOS型中小規模積體電路晶片型號索引
參考文獻

相關詞條

熱門詞條

聯絡我們