數字邏輯與數字系統(第4版)

數字邏輯與數字系統(第4版)

本書是普通高等教育“十一五”國家級規劃教材和國家精品課程教材。依據教育部高等學校電子電氣基礎課程教學指導委員會2010年制定的《電子電氣基礎課程教學基本要求》修訂而成。

全書共分10章,內容包括數字邏輯基礎邏輯門電路組合邏輯電路觸發器時序邏輯電路半導體存儲器可程式邏輯器件、脈衝波形的產生和整形、數/模和模/數轉換、數字系統分析與設計等。附錄包括VHDL硬體描述語言簡介、電氣圖用圖形符號二進制邏輯單元簡介、常用邏輯符號對照表等實用內容。

基本介紹

  • 書名:數字邏輯與數字系統(第4版)
  • 作者:李景宏,王永軍,李晶皎等 
  • ISBN:9787121160868
  • 出版社:電子工業出版社
  • 出版時間:2012-03-01
圖書內容,目錄,

圖書內容

本書是普通高等教育“十一五”國家級規劃教材和國家精品課程教材。依據教育部高等學校電子電氣基礎課程教學指導委員會2010年制定的《電子電氣基礎課程教學基本要求》修訂而成。
全書共分10章,內容包括數字邏輯基礎、邏輯門電路、組合邏輯電路、觸發器、時序邏輯電路、半導體存儲器、可程式邏輯器件、脈衝波形的產生和整形、數/模和模/數轉換、數字系統分析與設計等。附錄包括VHDL硬體描述語言簡介、電氣圖用圖形符號二進制邏輯單元簡介、常用邏輯符號對照表等實用內容。本書還為任課教師免費提供多媒體課件。

目錄

第1章 數字邏輯基礎
1.1 計數體制
1.1.4 數制間的轉換
1.2 常用編碼
1.2.1 二-十進制編碼(BCD碼)
1.2.2 循環碼
1.2.3 ASCII碼
1.3 二極體三極體的開關特性
1.3.1 二極體的開關特性
1.3.2 三極體的開關特性
1.4 邏輯代數基礎
1.4.2 基本邏輯運算及基本邏輯門
1.4.3 邏輯代數的基本公式和常用公式
1.4.4 邏輯函式的表示方法
1.4.5 邏輯函式的化簡
習題1
第2章 邏輯門電路
2.1 分立元件門電路
2.1.1 基本邏輯門電路
2.1.2 與非門、或非門電路
2.2 TTL集成邏輯門電路
2.2.1 TTL與非門的工作原理
2.2.2 TTL與非門的電壓傳輸特性及抗干擾能力
2.2.3 TTL與非門的輸入特性、輸出特性和帶負載能力
2.2.4 TTL與非門的動態特性
2.3 其他類型的TTL門電路
2.3.1集電極開路門(OC門)
2.3.2 三態輸出門(TSL門)
2.4 MOS邏輯門
2.4.1 NMOS門電路
2.4.2 CMOS門電路
2.5 數字積體電路使用中應注意的問題
2.5.1 TTL數字積體電路使用中應注意的問題
2.5.2 CMOS電路使用中應注意的問題
2.5.3 數字積體電路接口
習題2
第3章 組合邏輯電路
3.1 組合邏輯電路的特點
3.2 小規模積體電路構成的組合電路的分析與設計
3.2.1 分析方法
3.2.2 設計方法
3.3.1 二進制編碼器
3.4 解碼器
3.4.1 二進制解碼器
3.4.2 二-十進制解碼器
3.4.3 半導體數碼管和七段字形解碼器
3.5 數據分配器與數據選擇器
3.5.1 數據分配器
3.5.2 數據選擇器
3.6 數值比較電路
3.6.1 比較原理
3.6.2 一位數值比較器
3.6.3 4位數值比較器
3.7 算術運算電路
3.7.1 二進制加法電路
3.7.2 二進制減法電路
3.7.3 算術邏輯單元(ALU)
3.8 奇偶校驗電路
3.8.1 奇偶校驗的基本原理
3.8.2 中規模集成奇偶發生器/校驗器
3.9 中規模積體電路構成的組合電路的設計
3.10 組合邏輯電路的競爭冒險
3.10.1 競爭-冒險的產生
3.10.2 競爭-冒險的判斷
3.10.3 競爭-冒險的消除
習題3
第4章 觸發器
4.1 基本觸發器
4.1.1 閂鎖電路及基本RS觸發器
4.1.2 同步RS觸發器
4.1.3 其他功能的觸發器
4.1.4 觸發器存在的問題
4.2 TTL集成觸發器
4.2.1 TTL集成JK觸發器
4.2.2 集成D觸發器
4.3 MOS集成觸發器
4.4 觸發器邏輯功能的轉換
習題4
第5章 時序邏輯電路
5.1 時序邏輯電路的特點和表示方法
5.1.1 時序邏輯電路的特點
5.1.2 時序邏輯電路的表示方法
5.2 時序邏輯電路的分析方法
5.3 暫存器
5.3.1 數碼暫存器
5.3.2 鎖存器
5.3.3 移位暫存器
5.4 計數器
5.4.1 計數器分類
5.4.2 二進制計數器
5.4.3 十進制計數器
5.4.4 可逆計數器
5.4.5 中規模集成計數器構成的任意進制的計數器
5.4.6 移位暫存器型計數器
5.5 順序脈衝發生器
5.6 時序邏輯電路的設計方法
習題5
第6章 半導體存儲器
6.1 概述
6.1.1 半導體存儲器的特點及分類
6.1.2 半導體存儲器的技術指標
6.2 唯讀存儲器
6.2.1 固定唯讀存儲器(ROM)
6.2.2 可程式唯讀存儲器
6.2.3 可擦可程式唯讀存儲器
6.3 隨機存取存儲器
6.3.1 靜態RAM
6.3.2 動態RAM
6.3.3 集成RAM簡介
6.3.4 RAM的擴展
習題6
第7章 可程式邏輯器件
7.1 可程式邏輯器件概述
7.1.1 可程式ASIC現狀與發展
7.1.2 關於可程式ASIC器件分類以及選擇問題的討論
7.1.3 可程式ASIC的一般開發步驟
7.1.4 自頂向下和自底向上設計思想
7.1.5 設計庫及庫元件
7.1.6 畫層次原理圖
7.1.7 層次連線器符號和匯流排
7.1.8 層次化設計的模擬
7.2 可程式邏輯器件PLD基礎
7.2.1 PLD的邏輯表示
7.2.2 邏輯陣列的PLD表示法套用舉例
7.3 通用陣列邏輯GAL基礎
7.3.1 GAL的結構及工作原理
7.3.2 GAL套用舉例
習題7
第8章 脈衝波形的產生與整形
8.1 集成555定時器及其套用
8.1.1 電路組成及工作原理
8.1.2 集成555定時器的套用
8.2 門電路構成的矩形波發生器及整形電路
8.2.1 多諧振盪器
8.2.2 單穩態觸發器
8.2.3 施密特觸發器
習題8
第9章 數/模和模/數轉換
9.1 數/模轉換器(DAC)
9.1.1 二進制權電阻DAC
9.1.2 R2R倒T型電阻網路DAC
9.1.3 DAC的主要技術指標
9.1.4 集成DAC舉例
9.1.5 D/A轉換器套用舉例
9.2 模/數轉換器(ADC)
9.2.1 幾個基本概念
9.2.2 並行比較ADC
9.2.3 反饋比較式ADC
9.2.4 雙積分型ADC
9.2.5 ADC的主要技術指標
9.2.6 集成ADC舉例
9.2.7 A/D轉換器套用舉例
習題9
第10章 數字系統分析與設計
10.1 數字系統概述
10.2 數字系統設計語言——暫存器傳送語言
10.2.1 基本語句
10.2.2 設計舉例
10.3 簡易計算機的功能分析與電路設計
10.3.1 簡易計算機基本結構
10.3.2 簡易計算機框圖設計
10.3.3 簡易計算機控制器設計
10.3.4 簡易計算機部件邏輯圖設計
10.3.5 簡易計算機的實現
習題10
附錄A VHDL硬體描述語言簡介
A.1 VHDL語言程式結構
A.1.1 實體
A.1.2 結構體
A.1.3 包集合、庫及配置
A.2 VHDL語言常用語句
A.2.1 並行語句
A.2.2 順序語句
A.3 VHDL語法基礎
A.3.1 標識符和保留字
A.3.2 數據對象
A.3.3 數據類型
A.3.4 數據類型的轉換
A.3.5 運算操作符
附錄B 電氣圖用圖形符號二進制邏輯單元(GB4728.12—85)簡介
B.1 符號的構成
B.2 邏輯約定
B.3 各種限定性符號
B.4 關聯標註法
B.5 常用器件符號示例
附錄C 常用邏輯符號對照表
參考文獻

相關詞條

熱門詞條

聯絡我們