數字邏輯系統分析與設計

數字邏輯系統分析與設計

《數字邏輯系統分析與設計》是機械工業出版社2015年出版的圖書,作者是崔琛。

基本介紹

  • 書名:數字邏輯系統分析與設計
  • 作者:崔琛
  • ISBN:978-7-111-49343-3
  • 出版社機械工業出版社 
  • 出版時間:2015-04-03
基本信息,內容簡介,目錄信息,

基本信息

數字邏輯系統分析與設計
書號: 49343
ISBN: 978-7-111-49343-3
作者: 崔琛
印次: 1-1
開本: 16開
字數: 344千字
定價: 45.0
所屬叢書: 高等院校電子信息與電氣學科系列規劃教材
出版日期: 2015-04-03

內容簡介

本書主要內容包括:通用常規集成晶片尤其是可程式晶片及套用的介紹,突出器件與集成晶片的特性與參數、分析與設計,由中規模或大規模集成器件構成的數字邏輯系統、數字系統的計算機分析、仿真與設計,突出組合邏輯電路的一般模型(廣義解碼器)、時序電路的一般模型(廣義有限狀態機)、存儲器與模數轉換器件的套用等。本書可作為電子、通信、計算機、自動化專業本科生的教材,也可作為相關專業工程技術人員的參考書

目錄信息

前言教學建議
第1章 數字邏輯系統基礎1
1.1 數字邏輯系統簡介1
1.1.1 模擬信號與數位訊號1
1.1.2 模擬系統與數字邏輯系統
的區別1
1.1.3 數字邏輯系統的特點2
1.2 數制、碼制、基本邏輯門3
1.2.1 數制及其轉換3
1.2.2 常用碼制及其特點7
1.2.3 基本邏輯關係與邏輯門12
1.3 數字邏輯系統分析與設計的基本
概念19
習題21
第2章 邏輯代數與邏輯函式23
2.1 邏輯代數23
2.1.1 邏輯代數的基本公理23
2.1.2 邏輯代數的基本定律23
2.1.3 邏輯代數的基本定理24
2.2 邏輯函式及其表示方法25
2.2.1 邏輯函式25
2.2.2 邏輯函式的表示方法26
2.2.3 邏輯函式的標準形式29
2.3 邏輯函式的化簡31
2.3.1 公式化簡法32
2.3.2 卡諾圖化簡法33
習題41
第3章 組合邏輯電路分析與設計43
3.1 小規模組合邏輯電路分析與
設計43
3.1.1 組合邏輯電路的定義與
描述43
3.1.2 小規模組合邏輯電路的
分析43
3.1.3 小規模組合邏輯電路的
設計44
3.2 常用組合邏輯功能器件47
3.2.1 編碼器47
3.2.2 解碼器52
3.2.3 數據選擇器與數據分配器59
3.2.4 數據比較器62
3.2.5 加法器63
3.2.6 8421BCD碼與二進制碼
轉換器68
3.2.7 廣義解碼器70
3.3 組合邏輯電路的VHDL描述70
3.3.1 硬體描述語言與VHDL
概述70
3.3.2 常用邏輯器件的VHDL
描述75
3.4 大規模組合邏輯電路的計算機
輔助設計流程85
3.4.1 計算機輔助設計的一般
流程86
3.4.2 Quartus II簡介87
3.4.3 設計實例88
習題103
第4章 時序邏輯電路分析與設計107
4.1 時序邏輯電路簡介107
4.1.1 時序邏輯電路的基本
概念107
4.1.2 時序邏輯電路的分類107
4.2 觸發器108
4.2.1 觸發器及其分類108
4.2.2 觸發器的描述方法108
4.2.3 RS觸發器109
4.2.4 D觸發器111
4.2.5 JK觸發器112
4.2.6 鎖存器與觸發器的VHDL
描述113
4.2.7 T(T′)觸發器116
4.3 小規模時序邏輯電路的一般
分析方法117
4.3.1 同步時序邏輯電路的分析
方法117
4.3.2 異步時序邏輯電路分析
舉例119
4.4 小規模時序邏輯電路的一般
設計方法120
4.4.1 設計步驟及設計舉例120
4.4.2 有限狀態機的VHDL
描述125
4.5 常用時序邏輯功能器件129
4.5.1 計數器129
4.5.2 暫存器與移位暫存器149
4.5.3 順序脈衝發生器與序列信號
發生器161
4.6 時序邏輯電路的計算機輔助分析
與設計舉例164
4.6.1 時序邏輯電路的計算機
輔助分析舉例165
4.6.2 時序邏輯電路的計算機
輔助設計舉例166
習題167
第5章 半導體存儲器173
5.1 概述173
5.2 唯讀存儲器173
5.2.1 組成框圖174
5.2.2 掩膜ROM175
5.2.3 可程式ROM175
5.2.4 電擦除EPROM176
5.2.5 快閃記憶體180
5.3 隨機存取存儲器183
5.3.1 靜態RAM183
5.3.2 雙口RAM與先入先出
RAM185
5.3.3 動態RAM188
5.3.4 鐵電RAM191
5.4 存儲器的套用193
5.4.1 字擴展和位擴展193
5.4.2 實現組合邏輯函式194
習題197
第6章 數模與模數轉換器198
6.1 概述198
6.2 數模轉換器198
6.2.1 DAC主要性能198
6.2.2 電阻串DAC199
6.2.3 電阻解碼DAC201
6.2.4 恆流源DAC203
6.2.5 電容DAC204
6.2.6 其他類型DAC206
6.2.7 新型集成DAC簡介207
6.3 模數轉換器210
6.3.1 ADC主要性能210
6.3.2 快閃型ADC212
6.3.3 反饋比較型ADC213
6.3.4 雙積分型ADC215
6.3.5 其他類型ADC217
6.3.6 新型集成ADC簡介219
6.3.7 等效採樣技術223
習題224
第7章 可程式邏輯器件226
7.1 概述226
7.1.1 PLD發展歷程226
7.1.2 PLD分類226
7.1.3 PLD常用邏輯符號227
7.2 低密度可程式邏輯器件227
7.2.1 PAL器件227
7.2.2 GAL器件228
7.3 高密度可程式邏輯器件232
7.3.1 CPLD器件232
7.3.2 FPGA器件234
7.4 硬體測試與編程244
7.4.1 硬體測試技術244
7.4.2 配置與編程245
習題246
第8章 套用數字系統設計247
8.1 概述247
8.1.1 系統設計247
8.1.2 開發環境與設計方法247
8.1.3 器件選型247
8.2 等精度頻率計的設計247
8.2.1 設計任務247
8.2.2 方案論證248
8.2.3 創建設計工程251
8.2.4 功能模組設計251
8.2.5 系統仿真275
8.3 信號發生器的設計277
8.3.1 設計任務277
8.3.2 方案論證277
8.3.3 創建設計工程279
8.3.4 功能模組設計280
8.3.5 系統仿真296
8.3.6 最佳化改進298
8.3.7 功能擴展307
習題308
參考文獻310

相關詞條

熱門詞條

聯絡我們