數字邏輯原理與套用

數字邏輯原理與套用

《數字邏輯原理與套用》是2009年1月1日機械工業出版社出版的圖書,作者是郭軍 。

基本介紹

  • 書名:數字邏輯原理與套用
  • 作者郭軍  
  • ISBN:9787111255345
  • 頁數:197頁
  • 出版社:機械工業出版社
  • 出版時間:2009年1月1日
  • 開本:16
  • 叢書名:高等院校規劃教材,計算機科學與技術系列
  • 正文語種:簡體中文
  • 條形碼:9787111255345
  • 尺寸:25.4 x 21.2 x 1 cm
  • 重量:540 g
內容簡介,圖書目錄,圖書序言,

內容簡介

《數字邏輯原理與套用》從數字邏輯的基礎知識:數制和編碼入手,系統講述了邏輯代數基礎、邏輯門電路、組合邏輯電路和時序電路的相關知識,進而介紹了可程式邏輯器件的原理和設計方法,以及Verilog硬體描述語言。《數字邏輯原理與套用》內容全面新穎,既涵蓋了數字邏輯傳統的內容體系,又合理吸收了現代邏輯電路設計的新技術、新方法,許多內容是作者多年教學科研工作的總結。全書深入淺出,語言流暢,舉例豐富,精選了大量習題,並配有電子教案。

圖書目錄

出版說明
前言
第1章 數制和編碼
1.1 進位計數制
1.1.1 進位計數制的要素
1.1.2 二進制
1.1.3 八進制和十六進制
1.2 數制轉換
1.2.1 二進制數與十進制數的轉換
1.2.2 八進制數、十六進制數與二進制數的轉換
1.3 帶符號數的代碼表示
1.3.1 機器數和真值
1.3.2 帶符號數的表示方法
1.3.3 機器數的定點與浮點表示法
1.4 常用的數字字元編碼
1.4.1 十進制數的代碼表示
1.4.2 字元的代碼表示
習題一
第2章 邏輯代數基礎
2.1 邏輯代數的基本概念
2.1.1 基本邏輯運算
2.1.2 運算規則和複合運算
2.2 邏輯代數的基本公式及規則
2.2.1 邏輯函式的概念
2.2.2 邏輯代數的基本公式
2.2.3 邏輯代數的重要規則和定理
2.3 邏輯函式的代數化簡法
2.3.1 邏輯函式的“與或”式和“或與”式
2.3.2 代數化簡法
2.4 邏輯函式的卡諾圖化簡法
2.4.1 最小項和最大項
2.4.2 卡諾圖化簡法
2.5 含任意項邏輯函式的化簡
2.5.1 任意項的產生
2.5.2 邏輯函式的化簡
2.6 邏輯函式的表格化簡法
2.7 二元決策圖和多值邏輯函式
習題二
第3章 邏輯門電路
3.1 集成邏輯電路的分類
3.2 分立元件門電路
3.2.1 正邏輯與負邏輯
3.2.2 二極體“與”門電路
3.2.3 二極體“或”門電路
3.2.4 三極體“非”門電路
3.3 TTL門電路
3.3.1 TTL“與非”門的電路組成和工作原理
3.3.2 集電極開路“與非”門(OC門)
3.3.3 三態輸出“與非”門電路(TS門)
3.4 TTL“與非”門的主要外部特性
3.5 邏輯門電路的符號與集成化邏輯門
3.6 MOS邏輯門
3.6.1 MOS電路
3.6.2 CMOS門電路
習題三
第4章 組合邏輯電路
4.1 組合邏輯電路分析
4.1.1 組合電路的特點和表示
4.1.2 組合電路的分析步驟
4.2 組合邏輯電路設計
4.2.1 設計的基本步驟
4.2.2 設計舉例
4.2.3 多輸出組合邏輯電路的設計
4.3 加法器
4.3.1 一位加法器
4.3.2 多位加法器
4.3.3 集成化加法器及其套用
4.4 解碼器
4.4.1 二進制解碼器的功能原理
4.4.2 集成化的解碼器及其套用
4.4.3 矩陣式解碼器
4.4.4 顯示解碼器
4.5 數據選擇器
4.5.1 數據選擇器的結構原理
4.5.2 常見的數據選擇器及其套用
4.6 編碼器
4.7 數字比較器
4.7.1 並行比較器的原理
4.7.2 “分段比較”的原理
4.8 組合邏輯電路的競爭與冒險
4.8.1 競爭與冒險的產生
4.8.2 判斷冒險
4.8.3 消除冒險
習題四
第5章 同步時序電路
5.1 時序機簡介
5.1.1 時序機的定義
5.1.2 時序機的狀態表和狀態圖
5.2 觸發器
5.2.1 RS型觸發器
5.2.2 D觸發器
5.2.3 JK觸發器
5.2.4 T觸發器
5.3 同步時序電路的結構與分析
5.3.1 同步時序電路的結構
5.3.2 同步時序電路的分析
5.4 同步時序電路的設計
5.4.1 建立原始狀態圖和狀態表
5.4.2 狀態簡化
5.4.3 狀態分配、求激勵函式與輸出函式
5.4.4 不完全確定狀態的同步時序電路設計
5.5 設計舉例
5.6 集成化的同步時序電路及其套用設計
5.6.1 計數器
5.6.2 暫存器
5.6.3 節拍信號發生器
習題五
第6章 異步時序電路
6.1 脈衝異步電路
6.2 電平異步電路
6.2.1 電路特點和描述方法
6.2.2 電位異步電路的分析
6.2.3 電位異步電路的設計
6.3 異步時序電路的險態
習題六
第7章 簡單可程式邏輯器件
7.1 可程式唯讀存儲器
7.2 可程式邏輯器件
7.2.1 可程式邏輯陣列
7.2.2 可程式陣列邏輯與通用陣列邏輯
7.3 PLD設計方法及步驟
7.3.1 PLD器件的設計步驟
7.3.2 可程式器件設計軟體簡介
7.3.3 可程式邏輯器件設計舉例
習題七
第8章 複雜可程式邏輯器件
8.1 複雜可程式邏輯器件
8.2 可程式門陣列
8.3 可程式邏輯器件設計簡介
8.3.1 設計步驟
8.3.2 設計進入
8.3.3 設計實現
8.3.4 模擬仿真
8.3.5 器件編程
習題八
第9章 數字系統設計初步
9.1 數字系統的組成
9.2 數字系統的設計
9.2.1 數字系統的實現方法
9.2.2 數字系統的設計過程
9.2.3 數字系統的設計工具
9.3 Verilog硬體描述語言簡述
9.3.1 Verilog語言的基本設計單元——模組
9.3.2 結構化描述形式
9.3.3 數據流描述方式
9.3.4 行為描述方式
9.3.5 混合設計描述方式
9.3.6 設計模擬
習題九
附錄常用邏輯符號對照表
參考文獻

圖書序言

“數字邏輯”是計算機、電子與通信等專業的重要專業基礎課,也是電子計算機的基礎理論之一。
21世紀以來,我國高等教育教學理念進一步發展,素質教育得到了重視,提出了培養知識面寬、面向套用的高素質人才的教學目標。在這一背景下,數字邏輯課程與其他專業課一樣,面臨內容增加,學時壓縮的矛盾。研究新形勢下課程的教學內容,改革最佳化教學內容體系,是解決問題的基本途徑。在此背景下,我們根據計算機教學指導委員會的教學大綱要求,並參考IEEE/ACM-CS相關最新教程編寫了本書。在傳統數字邏輯課程的基礎上,增加了近年來湧現出的一些新技術、新方法。考慮到學時壓縮問題,教材部分章節內容可選,以適應不同學時計畫的要求。
全書共分9章,第1章為數制和編碼,介紹了數字系統中常用的數制及轉換、碼制和編碼。第2章為邏輯代數基礎,介紹了邏輯代數、邏輯函式及函式化簡。第3章為邏輯門電路,主要介紹了分立元件門電路和TTL門電路。第4章為組合邏輯電路,介紹了組合邏輯電路的分析和設計方法以及典型中規模器件的原理和套用。第5章為同步時序電路,主要介紹了同步時序電路的結構、分析和設計,同時對觸發器和時序機也作了介紹。第6章為異步時序電路,介紹了脈衝異步電路和電平異步電路的分析和設計。第7章為簡單可程式邏輯器件,主要介紹了可程式邏輯器件和PLD設計。第8章為複雜可程式邏輯器件,介紹了複雜可程式邏輯器件及其設計。第9章為數字系統設計初步,主要介紹了數字系統的組成和設計。
完成全部內容教學約需54學時,帶*的內容難度較大,供有能力的讀者選學。
該書是作者根據多年教學實踐,充分考慮到理科計算機專業特點而編寫的。其中TTL門電路和數字系統設計部分的內容,是為了加強對理科學生電路知識和工程實踐能力培養而編寫的。
該書得到了西北大學新世紀教學基金的支持,編寫過程得到了原計算機系硬體教研室全體教師的大力幫助,在此表示感謝。全書由郭軍任主編並統稿,劉驪、劉偉明、史穎參與了初稿的編寫,謝瑩參與了稿件的修改和校訂。
該書適合計算機、電子和網路通信等專業作為數字邏輯課程本科和專科教材使用,也可以供相關工程技術人員參考。

相關詞條

熱門詞條

聯絡我們