EDA技術套用(第3版)

EDA技術套用(第3版)

《EDA技術套用(第3版)》是2014年8月電子工業出版社出版圖書,作者是朱運利。

基本介紹

  • 書名:EDA技術套用(第3版)
  • 作者:朱運利
  • ISBN:9787121227899
  • 頁數:204
  • 出版社:電子工業出版社
  • 出版時間:2014年8月
  • 裝幀:平裝
  • 開本:16開
  • 千字數:326
  • 版次:3
內容簡介,圖書目錄,

內容簡介

《EDA技術套用》(第2版)被教育部列為全國高職高專“十一五”規劃教材,本教材是《EDA技術套用》(第2版)修訂版,同時獲教育部“十二五”職業教育國家規劃教材立項。 本教材包括Protel DXP 2004軟體技術套用、Proteus仿真技術套用和可程式邏輯器件技術套用。 本教材強調能力培養,注重理論聯繫實際,突出套用性,內容敘述深入淺出,將知識點和能力點有機結合,較全面地講解了EDA技術的具體套用,在相關章節後安排相應的技能訓練內容,使學生通過本課程的學習能對EDA技術套用有一個較全面的了解。 本教材建議總學時為64學時,在教學中可結合具體專業情況對內容進行適當調整。

圖書目錄

第1章 緒論 (1)
1.1 關於本課程 (1)
1.2 Protel DXP 2004軟體介紹 (1)
1.3 Proteus軟體介紹 (2)
1.4 可程式邏輯器件技術介紹 (2)
第2章 套用Protel DXP 2004設計電路原理圖 (4)
2.1 認識Protel DXP 2004 (4)
2.1.1 Protel DXP 2004的特點 (4)
2.1.2 進入Protel DXP 2004 (4)
2.1.3 項目的建立與項目檔案的追加 (6)
2.2 Protel DXP 2004原理圖設計基本操作 (9)
2.2.1 新建原理圖檔案 (9)
2.2.2 Protel DXP 2004原理圖編輯器 (10)
2.2.3 圖紙參數設定 (11)
2.2.4 元件庫的載入和卸載 (13)
2.3 原理圖設計(基礎篇) (16)
2.3.1 放置電路元素 (16)
2.3.2 原理圖的電氣連線 (21)
2.3.3 非電氣繪圖工具 (22)
2.3.4 電氣組件的通用編輯 (26)
2.3.5 原理圖的相關報表 (30)
2.4 原理圖設計(提高篇) (32)
2.4.1 層次電路原理圖設計 (32)
2.4.2 製作元器件與建立元器件庫 (37)
本章小結 (41)
技能訓練 (41)
第3章 套用Protel DXP 2004設計電路板圖 (51)
3.1 概述 (51)
3.2 知識基礎 (52)
3.2.1 進入Protel DXP 2004電路板圖設計環境 (52)
3.2.2 PCB文檔的基本操作 (53)
3.2.3 PCB環境參數的設定 (53)
3.2.4 PCB中圖件的放置 (55)
3.3 電路板設計步驟(基礎篇) (56)
3.3.1 規劃PCB (56)
3.3.2 將原理圖設計信息載入PCB編輯器 (58)
3.3.3 設計規則 (60)
3.3.4 元件自動布局及手工調整布局 (64)
3.3.5 自動布線 (66)
3.3.6 設計規則檢查 (66)
3.4 電路板設計步驟(提高篇) (68)
3.4.1 電路板設計的一般原則 (68)
3.4.2 PCB元器件庫管理 (70)
3.4.3 PCB的輸出 (76)
本章小結 (80)
技能訓練 (80)
第4章 Proteus ISIS電路仿真軟體的套用 (85)
4.1 概述 (85)
4.2 Proteus ISIS基本界面 (85)
4.3 電路原理圖的建立 (89)
4.3.1 定製電路原理圖工作界面 (89)
4.3.2 元件與元件庫 (90)
4.3.3 創建電路原理圖的基本操作 (91)
4.4 電路仿真與分析方法 (94)
4.4.1 虛擬儀器使用 (94)
4.4.2 基本分析方法 (98)
4.5 仿真套用舉例 (106)
4.5.1 在電路基礎中的套用 (106)
4.5.2 在模擬電子技術中的套用 (107)
4.5.3 在數字電子技術中的套用 (108)
4.5.4 在單片機技術中的套用 (108)
本章小結 (110)
技能訓練 (110)
第5章 可程式邏輯器件 (113)
5.1 可程式邏輯器件概述 (113)
5.1.1 可程式邏輯器件的發展歷程 (113)
5.1.2 可程式邏輯器件的分類 (113)
5.2 大規模可程式邏輯器件 (114)
5.2.1 基於乘積項(Product-Term)的CPLD結構 (114)
5.2.2 基於查找表(Look-Up-Table)的FPGA結構 (116)
5.3 CPLD/FPGA器件的配置與編程 (117)
5.3.1 下載電纜 (117)
5.3.2 配置方式 (118)
本章小結 (119)
第6章 基於CPLD/FPGA的常用EDA設計軟體的套用 (120)
6.1 Quartus II軟體功能簡介 (120)
6.2 知識基礎 (120)
6.2.1 設計輸入 (120)
6.2.2 項目編譯與匹配 (121)
6.2.3 項目的仿真和定時分析 (121)
6.2.4 器件編程下載 (122)
6.3 可程式邏輯常用設計輸入法介紹 (122)
6.3.1 原理圖設計輸入法 (122)
6.3.2 文本設計輸入(VHDL)法簡介 (132)
6.3.3 層次化設計輸入法簡介 (133)
6.4 基本套用 (135)
6.4.1 項目設計輸入 (135)
6.4.2 項目編譯與適配 (135)
6.4.3 項目功能仿真與時序分析 (136)
6.4.4 管腳重新分配與定位 (140)
6.4.5 元器件下載編程與硬體實現 (144)
6.5 其他CPLD/FPGA的常用EDA工具 (146)
本章小結 (147)
技能訓練 (147)
第7章 硬體描述語言 (151)
7.1 概述 (151)
7.2 VHDL的語言基本結構 (151)
7.2.1 VHDL程式結構 (151)
7.2.2 實體 (152)
7.2.3 結構體 (153)
7.3 VHDL的基本知識 (154)
7.3.1 關鍵字(保留字) (154)
7.3.2 標識符 (154)
7.3.3 數據對象 (155)
7.3.4 數據類型 (156)
7.3.5 運算符 (157)
7.3.6 屬性 (158)
7.4 VHDL的主要描述語句 (158)
7.4.1 順序語句 (158)
7.4.2 並行語句 (163)
7.5 子程式、程式包、庫和配置 (166)
7.5.1 子程式 (166)
7.5.2 程式包 (167)
7.5.3 庫 (168)
7.5.4 配置 (168)
7.6 VHDL的設計舉例 (169)
7.6.1 VHDL的結構描述方法 (169)
7.6.2 組合邏輯電路的設計 (169)
7.6.3 時序邏輯電路的設計 (173)
7.6.4 數字系統的層次化設計 (177)
7.7 Verilog語言介紹 (182)
7.7.1 概述 (182)
7.7.2 Verilog主要描述語句 (183)
7.7.3 套用實例 (185)
本章小結 (186)
技能訓練 (186)
參考文獻 (195)

相關詞條

熱門詞條

聯絡我們