沈繼忠(浙江大學電子電路與信息系統研究所教授)

沈繼忠(浙江大學電子電路與信息系統研究所教授)

沈繼忠,男,工學博士,浙江大學信息與電子工程學系浙江大學電子電路與信息系統研究所教授, 博士生導師。

基本介紹

  • 中文名:沈繼忠
  • 學位/學歷:博士
  • 專業方向:新型數字積體電路與數字系統設計、低功耗設計、安全晶片設計
  • 職務:智慧型電子信息系統研究所所長
人物經歷,出版著作,研究方向,主要貢獻,科研獲獎,發布論文,獲獎記錄,

人物經歷

1994年12月破格晉升副教授。
1996.8—1997.7美國Valparaiso大學訪問學者。
1998年8月破格晉升教授。

出版著作

1、陳偕雄,沈繼忠。近代數字理論。杭州,浙江大學出版社,2001.9。

研究方向

低功耗數字積體電路設計、現代數字系統設計、模糊邏輯與模糊控制。
神經網路、無線遙測遙控系統,大屏模顯示系統。

主要貢獻

主持和參加了20餘項科研項目。共發表學術論文80餘篇,出版學術專著一部。

科研獲獎

1.科研成果“新型數字積體電路設計理論”獲1998年國家教育部科技進步二等獎。
2.科研成果“基於多值邏輯的高信息密度積體電路系列研究” 獲2000浙江省科技進步二等獎。
3.科研成果“基於多值邏輯的高信息密度積體電路系列研究”獲2000浙江省教育廳科技進步一等獎。
4.科研成果“無繩電器的自由旋合電安全連線器” 獲2006年浙江省科技進步三等獎。
5.1999年獲杭州市十佳青年科技獎。

發布論文

[1] Dynamic current mode logic based flip-flop design for robust and low-power security integrated circuits. Electronics letters, 2017, 53(18):1236-1238.
[2] An algorithm for identifying symmetric variables based on the order eigenvalue matrix. Frontiers of information technology & electronic engineering, 2017, 18 (10): 1644-1653.
[3] Power-efficient dual-edge implicit pulse-triggered flip-flop with an embedded clock-gating scheme. Frontiers of information technology & electronic engineering, 2016, 17(9):962-972.
[4] An Algorithm for Identifying Symmetric Variables in the Canonical Reed-Muller Algebra System. Journal of circuits systems and computers, 2016, 25(10).
[5] Design of flip-flops with clock-gating and pull-up control scheme for power-constrained and speed-insensitive applications. IET Computers and digital techniques, 2016, 10(4):193-201.
[6] P300-based deception detection in simulated network fraud condition. Electronics letters, 2016, 52(13):1136-1138.
[7] A dynamic submatrix-based P300 online brain–computer interface Biomedical. Signal processing and control, 2015. 15: 27-32.
[8] Low Power Pulse-triggered Flip-flop Based on Clock Triggering Edge Control Technique. Journal of circuits, systems and computers, 2015, 24(7).
[9] A Comprehensive Study of Algebraic Fault Analysis on PRINCE. China Communications, 2015, 12(7):127-141.
[10] Low-power level converting flip-flop with a conditional clock technique in dual supply systems. Microelectronics Journal. 2014, 45(7)::857-863.
[11] Design of ternary clock generator. Electronics Letters, 2014, 50(15):1052-1054.
[12]An algorithm for identifying symmetric variables in the canonical OR-coincidence algebra system. Journal of Zhejiang University(SCIENCE C), 2014, 15(12):1174-1182.

獲獎記錄

獲浙江省科技進步二等獎1項。
獲浙江省教育廳科技進步一等獎1項。
獲年國家教育部科技進步二等獎1項。

相關詞條

熱門詞條

聯絡我們