VHDL程式設計教程

VHDL程式設計教程

《VHDL程式設計教程》2005年11月1日是清華大學出版社出版的一本圖書,作者是曾繁泰、曾祥雲。該書主要講述了VHDL程式設計的相關知識和VHDL程式設計實驗上機的相關內容。

基本介紹

  • 書名:VHDL程式設計教程
  • ISBN:7302116520、9787302116523
  • 頁數:276頁
  • 出版社:清華大學出版社
  • 出版時間:2005年11月1日
  • 裝幀:平裝
  • 開本:16開
內容簡介,媒體評論,目錄,

內容簡介

VHDL硬體描述語言是數字電路設計者、大規模專用積體電路(ASIC)設計者及電子設計自動化(EDA)工具之間的接口語言,是現代電子設計的基礎語言。
本書從語法規則和程式結構兩個方面介紹VHDL語言,重點介紹VHDL語言基礎及其程式設計,並介紹了VHDL程式設計實驗上機指導。全書分為兩部分。第1部分主要講述VHDL程式設計的相關知識,主要內容包括VHDL的語言基礎、詞法基礎、語法基礎、程式設計基礎、程式設計實踐及用VHDL語言進行積體電路設計等。第2部分按照相關的實驗教學大綱講述VHDL程式設計實驗上機的相關內容。
本書內容豐富,講解清楚,並力求較強的實踐性和套用性,適合作為高等院校微電子、電子、通信等專業的教材或教學參考書,也可作為數字電路設計人員和大規模積體電路設計人員的工具書和參考書。

媒體評論

書評
第3版特色:
選材更加趨於合理。增加了工程訓練積體電路設計內容。增加了實驗教學的內容。增加了配套的電子教案下載。增加了實例及實驗程式的原始碼下載。

目錄

第1部分
第1章 VHDL語言基礎
1.1 概述
1.1.1 硬體描述語言的誕生
1.1.2 HDL語言的種類
1.1.3 VHDL語言上機操作條件
1.2 VHDL程式的實體
1.2.1 實體的組成
1.2.2 類型說明(可選)
1.2.3 連線埠說明
1.2.4 實體說明部分
1.3 VHDL程式的結構體
1.3.1 結構體命名
1.3.2 信號定義
1.3.3 結構體的行為描述法
1.3.4 結構體的數據流描述法
1.3.5 結構體的結構化描述法
1.4 小結
1.5 習題
第2章 VHDL詞法基礎
2.1 標識符
2.1.1 短標識符
2.1.2 擴展標識符
2.2 對象
2.2.1 常量
2.2.2 變數
2.2.3 信號
2.2.4 檔案
2.3 數據類型
2.3.1 標準定義的數據類型
2.3.2 用戶定義的數據類型
2.4 類型轉換
2.4.1 用類型標記法實現類型轉換
2.4.2 用函式法實現類型轉換
2.4.3 用常數實現類型變換
2.4.4 數據類型的限定
2.4.5 IEEE標準數據類型
2.5 詞法單元
2.5.1 注釋
2.5.2 數字
2.5.3 字元、字元串和位串
2.6 運算操作符
2.6.1 邏輯運算符
2.6.2 算術運算符
2.6.3 關係運算符
2.6.4 並置運算符
2.6.5 操作符的運算優先權
2.7 小結
2.8 習題
第3章 VHDL語法基礎
3.1 順序語句
3.1.1 IF語句
3.1.2 CASE語句
3.1.3 LOOP語句
3.1.4 REPORT語句
3.2 並行語句
3.2.1 變數賦值語句
3.2.2 信號代入語句
3.2.3 進程語句(process)
3.2.4 模組語句(block)
3.2.5 過程語句(procedure)
3.2.6 函式語句(function)
3.2.7 並行斷言語句(assert)
3.2.8 參數傳遞語句(generic)
3.2.9 元件調用語句(component)
3.2.10 連線埠映射語句(port map)
3.2.11 生成語句(generate)
3.3 命名規則及注釋
3.4 小結
3.5 習題
第4章 VHDL程式設計基礎
第5章 VHDL程式設計實踐
第6章 用VHDL語言進行積體電路設計
第2部分
第7章 VHDL程式設計實驗上機指導
附錄實驗7 timerc.vhd程式設計參考

相關詞條

熱門詞條

聯絡我們