DSP控制器原理及套用(2009年,科學出版社出版圖書)

DSP控制器原理及套用(2009年,科學出版社出版圖書)

本詞條是多義詞,共2個義項
更多義項 ▼ 收起列表 ▲

《DSP控制器原理及套用(第二版)》是2009科學出版社出版的圖書,作者是寧改娣、駱一萍。《本書總結了微處理器的結構框架、學習目的和方法。在此基礎上,以TMS320C28×為模型介紹其硬體結構、指令系統、存儲器組織、中斷系統及片內外設的基本原理,強化微處理器學習方法,訓練使用微處理器的基本功。

基本介紹

  • 書名:DSP控制器原理及套用
  • 作者:寧改娣、駱一萍
  • ISBN: 9787030241061
  • 定價: 44.00 元
  • 出版社科學出版社
  • 出版時間: 2009年
內容簡介,目錄,

內容簡介

DSP是一種具有數位訊號處理特長的高性能微處理器。《DSP控制器原理及套用(第二版)》還加強了DSP最小系統介紹,使讀者很容易建立自己的硬體平台;增加了C語言編程工程模板介紹,使讀者可以很方便地進行軟體開發;並且介紹了DSP的開發環境、C語言編程和開發流程。在最後一章提供了不同層次的實驗內容。書中所提供實例的軟硬體都經過了試驗驗證。《DSP控制器原理及套用(第二版)》實踐性較強,部分內容以案例編寫,可更好地激發學生的學習興趣。

目錄

第二版前言
第一版前言
第1章緒論
1.1DSP的概念與主要特點
1.1.1DSP的概念
1.1.2DSP的主要特點
1.2DSP晶片的發展及套用
1.2.1DSP晶片的發展
1.2.2DSP的分類
1.2.3DSP的套用
1.3TMS320系列DSP
1.3.1TMS320系列DSP命名
1.3.2TMS320系列概況
1.3.3TMS320C2000系列
1.4TMS320C28×系列DSP性能簡介
1.4.1TMS320C;28X系列DSP的結構及性能
1.4.2TMS320F281×的引腳分布及引腳功能
1.5微處理器結構特點及學習方法
1.5.1微處理器結構特點及學習目的
1.5.2微處理器學習方法
1.5.3TMS320(328X的片內外設學習指導
參考文獻
第2章F2812的總體結構、最小系統及程式開發
2.1F2812的總體結構
2.2F2812的最小系統
2.3F2812的軟體開發工具
2.4F2812的彙編語言編程基礎
2.4.1COFF檔案與彙編器指令
2.4.2連結器與連結命令檔案
2.5F2812的C語言編程及運行時環境
2.5.1C語言數據類型
2.5.2C語言關鍵字
2.5.3C語言編程頭檔案
2.5.4預編譯器指令
2.5.5C/C++編譯器默認的段和段的分配
2.6F2812的C語言編程工程模板
2.6.1工程模板的頭檔案(*.h)
2.6.2工程模板的源檔案(*.c,*.asm)和庫檔案(*.lib)
2.6.3工程模板的連結器命令檔案(*.cmd)
2.6.4使用靜態庫縮短工程編譯時間
2.6.5編程舉例
參考文獻
第3章C28×的CPU、存儲器配置以及上電引導
3.1TMS320C28×的CPU
3.1.1CPU的結構
3.1.2CPU的暫存器
3.2F2812的存儲器配置
3.2.1F2812的片記憶體儲器配置
3.2.2外部存儲器擴展和中斷向量表
3.3F2812的上電引導
3.3.1BootROM簡介
3.3.2引導載入程式的工作流程
3.3.3退出ExitBoot函式至執行main函式之間系統的動作
參考文獻
第4章C28×CPU定址方式
4.1定址方式
4.2定址方式選擇位(AMODE)
4.2.1AMDE對指令操作碼的影響
4.2.2彙編器/編譯器對AMODE位的跟蹤
4.3直接定址方式
4.4堆疊定址方式
4.5間接定址方式
4.5.1C28x間接定址方式
4.5.2C2xLP搬定址方式
4.5.3循環間接定址方式
4.6暫存器定址方式
4.6.132位暫存器定址方式
4.6.216位暫存器定址方式
4.7數據/程式/IO空間立即定址方式
4.8程式空間間接定址方式
4.9位元組定址方式與32位運算元的定位
4.9.1位元組定址方式
4.9.232位運算元的定位
4.1OC240x與C28×指令系統的區別
參考文獻
第5章F2812的系統控制單元及中斷機制
5.1F2812的時鐘和系統控制單元概述
5.2F2812的振盪器OSC和鎖相環PLL時鐘模組
5.3F2812的低功耗方式模組
5.4F2812的看門狗模組
5.5F2812的中斷機制
5.5.1TMS320F2812中斷功能的硬體結構
5.5.2PIE模組工作原理及CPU對可禁止中斷的回響流程
5.5.3PIE中斷優先權
5.5.4不可禁止中斷
5.5.5外部中斷XINT1、XINT2和XNMI_XINT13
5.5.6中斷向量表
5.5.7PIE模組的配置和控制暫存器
5.5.8在工程模板中對PIE向量表的定義和使用
5.5.9中斷的套用舉例
參考文獻
第6章C28x的CPU定時器、GPlO及外部存儲器擴展
6.1C28×的CPU定時器結構和工作原理
6.2F2812的GPIO
6.2.1GPIO的結構和多路選擇器暫存器
6.2.2GPIO的數據暫存器
6.3F2812的外部存儲器擴展接口(XINTF)
參考文獻
第7章模數轉換器(ADC)
7.1ADC模組的特點
7.2ADC模組排序器工作原理
7.2.1級聯模式下排序器的工作原理
7.2.2雙排序器模式的工作原理
7.2.3排序器的輸入觸發和中斷操作
7.3ADC模組的時鐘
7.4ADC模組的低功耗模式和加電順序
7.5ADC模組的暫存器
參考文獻
第8章事件管理模組(EV)
8.1EV功能概述
8.2通用定時器
8.2.1通用定時器功能
8.2.2通用定時器計數模式
8.2.3通用定時器比較操作
8.3全比較單元
8.3.1與比較單元相關的PWM電路
8.3.2可程式死區單元與輸出邏輯
8.3.3全比較單元的PWM輸出
8.3.4空間矢量PWM(SVPWM)的原理與實現
8.3.5全比較單元暫存器
8.4捕獲單元和正交編碼
8.4.1捕獲單元概述
8.4.2正交編碼脈衝電路
8.5EV中斷邏輯
8.5.1EV中斷概述
8.5.2EV中斷暫存器
參考文獻
第9章串列通信接口
9.1F281×SCI模組介紹
9.1.1SCI與CPU的通信及功能
9.1.2波特率計算
9.1.3數據格式(幀格式)
9.1.4SCI的數據接收與同步
9.1.5SCI接收和傳送時序及中斷
9.2SCI多處理器通信
9.2.1識別地址位元組及接收過程
9.2.2空閒線多處理器模式
9.2.3地址位多處理器模式
9.3C28×系列SCI增強的功能
9.3.1接收/傳送FIFO的特點
9.3.2SCI自動波特率檢測
9.4SCI的暫存器
9.5SCI套用實例——PC機與DSP串列通信
9.5.1硬體設計
9.5.2軟體設計
參考文獻
第10章串列外圍接口
10.1F281×SPI模組介紹
10.1.1SPI與CPU的通信及功能
10.1.2SPI的主從模式
10.1.3SPI數據傳送及數據格式
第11章多通道緩衝串列口
第12章增強型控制器區域網
第13章F2812的片內Flash與IQmath庫的套用
第14章現代DSP軟體設計方法和簡單套用
第15章TMS320F2812代碼調試工具(CCS)教程
……

相關詞條

熱門詞條

聯絡我們