龍芯一號

龍芯一號

龍芯一號CPU IP核是兼顧通用及嵌入式CPU特點的32位處理器核心

基本介紹

  • 中文名:龍芯一號
  • 外文名:Godson-1
  • 產地:中國
  • 類別處理器
基本概述,功能參數,

基本概述

龍芯一號(英文名稱Godson-1)
採用類MIPS III指令集,具有七級流水線、32位整數單元和64位浮點單元。龍芯一號CPU IP核具有高度靈活的可配置性,方便集成的各種標準接口。

功能參數

圖1顯示了龍芯一號CPU IP核可配置結構,其中虛線部分表示用戶可根據自己的需求進行選擇配置,從而定製出最適合用戶套用的處理器結構。主要的可配置模組包括:浮點部件、多媒體部件、記憶體管理、Cache協處理器接口浮點部件完全兼容MIPS的浮點指令集合,浮點部件及其相關的系統軟體完全符合ANSI/IEEE 754-1985二進制浮點運算標準。浮點部件主要包括浮點ALU部件和浮點乘法/除法部件,用戶可根據自己的實際套用選擇是否添加。媒體部件復用了MIPS浮點指令的Format域,並復用了浮點暫存器堆,媒體指令集基本對應了Intel SSE媒體指令集合的各種操作。記憶體管理部件有三種工作模式,即標準模式、直接映射模式和無映射模式。在標準模式下,TLB分為ITLB和DTLB兩部分,每部分均由48項頁表項組成,同時支持mapped和unmapped的從虛擬地址物理地址的變換方式;TLB也可只進行直接映射,不使用CAM和RAM,以減小面積;而無映射模式下甚至可以去掉TLB,採用直連SRAM的形式實現訪存。龍芯一號CPU IP核的Cache分為指令Cache和數據Cache,兩部分獨立配置,以4K為一路,可配置為4路、2路和0路。用戶可根據套用需要,確定所需Cache的大小,甚至不使用Cache。協處理器接口為外部協處理器提供了一個高效率的接口。龍芯一號CPU IP核提供了兩套可配置的處理器匯流排接口:AMBA接口和哈佛結構SRAM接口。
此外,龍芯一號是我國自主研發的晶片,它打破了國外在這一領域的壟斷。

相關詞條

熱門詞條

聯絡我們