高等學校教材:微型計算機原理

高等學校教材:微型計算機原理

基本介紹

  • 書名:高等學校教材:微型計算機原理
  • 出版社:電子科技大學出版社
  • 頁數:415頁
  • 開本:16
  • 品牌:電子科技大學出版社
  • 作者:李廣軍 何羚
  • 出版日期:2001年8月1日
  • 語種:簡體中文
  • ISBN:9787810657242
內容簡介,圖書目錄,

內容簡介

《高等學校教材:微型計算機原理》可作為高等院校理工科非計算機專業的本科教材,也可作為研究生和各類計算機套用培訓班的教材以及專科教學參考書,同時可供從事微機套用開發的科技人員參考。

圖書目錄

緒 論
第一章 微型計算機系統組成及工作原理
1.1 計算機中的數值與編碼系統
1.1.1 計算機中數值的編碼
1.1.2 計算機中信息的編碼表示
1,1.3 基本數據類型
1.1.4 計算機的基本結構
1.2 微型計算機基本工作原理
1.2.1 指令與程式概述
1.2.3 指令類別
1.2.3 指令與程式的執行
1.2.4 程式執行過程舉例
1.3 微型計算機的基本功能與先進技術
1.3.1 順序執行技術
1.3.2 微程式控制技術
1.3.3 流水線技術
1.3.4 高速緩衝存儲器技術
1.3.5 虛擬存儲器技術
1.3.6 亂序執行技術
1.3.7 CISC與RISC結構
1.4 現代微型計算機系統組成結構舉例
1.4.1 現代微型計算機系統組成結構
1.4.2 微型計算機的硬體系統
1.4.3 微型計算機的作業系統——Windows作業系統
習題與思考題
第二章 微處理器與系統結構
2.1 微處理器的基本結構
2.1.1 算術邏輯單元ALU
2.1.2 控制與定時部件——控制器
2.1.3 匯流排與匯流排緩衝器
2.1.4 暫存器陣列
2.28086/8088微處理器
2.2.18086/8088 CPU的功能結構
2.2.28086/8088 CPU的暫存器結構
2.2.38086/8088 CPU的引腳信號及功能
2.38086系統的組成
2.48086/8088的匯流排操作和時序
2.580 X86/Pentium微處理器
2.5.180X86/Pentium特點與內部功能結構
2.5.2 Intel 80486微處理器體系結構
習題與思考題
第三章 80X86定址方式與指令系統
3.180X86定址方式
3.280X86的指令格式
3.380X86指令系統
3.3.1 數據傳送指令
3.3.2 算術運算指令
3.3.3 邏輯運算指令
3.3.4 控制轉移指令
3.3.5 串操作指令
3.3. 6輸入/輸出指令
3.3.7 處理器控制指令
3.3.8 中斷指令
3.3.9 指令前綴
3.480X86的指令擴充
3.4.180286指令擴充
3.4.280386擴充的指令
3.4.380486擴充的指令
習題與思考題
第四章 彙編語言及其程式設計
4.1 彙編語言
4.1.1 彙編語言程式的結構和語句行構成
4.1.2 常用偽指令
4.2 彙編語言程式設計
4.2.1 程式的基本結構形式
4.2.2 算術運算和邏輯運算程式
4.2.3 碼制轉換程式
4.2.4 表處理程式
4.2.5 串數據處理程式
4.3 子程式設計
4.3.1 主、子程式的參數傳遞
4,3.2 主、子程式的現場保護
4.3.3 子程式設計舉例
4.4 彙編語言與高級語言的接口
4.4.1 C語言調用彙編語言過程的約定
4.4.2 DOS功能調用
4.5 彙編語言程式上機過程
習題與思考題
第五章 輸入/輸出接口
5.1 輸入/輸出接口概述
5.1.1 為什麼要叫吏用I/O接口
5.1.2 接口電路中的信息
5.1.3 接口的基本功能與基本結構
5.2 I/O連線埠的編址方式
5.2.1 存儲器映像方式
5.2.2 獨立I/O編址方式
5.2.380X86的I/O連線埠編址方式
5.3 I/O同步控制方式
5.3.1 程式查詢式控制
5.3.2 中斷式控制
5.3.3 直接存儲器存取式控制
5.3.4 專用I/O處理器控制方式
5.4 匯流排握手
5.4.1 同步匯流排協定
5.4.2 異步匯流排協定
5.4.3 半同步匯流排協定
5.4.4 周期分裂式匯流排協定
5.5 匯流排接口標準
5.5.1 匯流排標準概述
5.5.2 ISA匯流排
5.5.3 EISA匯流排
5.5.4 PCI局部匯流排
5.5.5 USB匯流排
習題與思考題
第六章 半導體存儲器、記憶體儲器及其管理
6.1 概述
6.1.1 存儲器體系的分級結構
6.1.2 存儲器的分類及選用
6.1.3 存儲器的技術指標
6.1.4 記憶體儲器的基本結構
6.2 存儲器晶片的選擇
6.2.1 RAM和ROM的選用
6.2.2 RAM類型的選用
6.2.3 ROM類型的選用
6.3 唯讀存儲器ROM
6.3.1 掩膜ROM
6.3.2 EPROM
6.3.3 電擦除可程式型唯讀存儲器EEPROM
6.3.4 可程式唯讀存儲器FLASH
6.4 靜態存儲器SRAM
6.4.1 SRAM的基本存儲單元
6.4.2 SRAM的管腳信號與讀寫操作
6.4,3 SRAM的內部結構
6.4.4 多連線埠靜態隨機存儲器Muti-SRAM
6.4.5 先進先出存儲器FIFO
6.4.6 非揮發靜態隨機存儲器NV SRAM
6.5 動態存儲器DRA M
6.5.1 基本單元存儲電路
6.5.2 簡單動態隨機訪問存儲器DRAM晶片舉例
6.6 存儲器系統的組織原理及接口的設計
6.6.1 存儲器的接口信號及接口設計應考慮的問題
6.6.2 存儲器結構的確定
6.6.3 存儲器接口的設計
6.7 高速緩衝存儲器
6.8 虛擬存儲器
6.9 存儲器工作方式及管理
6.9.1 虛擬存儲管理機制
6.9.2 保護機制
6.9.3 虛擬8086方式與實地址方式的比較
習題與思考題
第七章 中斷
7.1 中斷概述
7.1.1 中斷源
7.1.2 中斷處理的全過程
7.1.3外部中斷源的管理
7.1.4 CPU回響外中斷的條件
7.28086的中斷系統
7.2.18086的中斷源
7.2.2 中斷類型碼、中斷向量表和中斷向量
7.2.3 中斷回響與處理
7.380386/80486的中斷機制
7.3.180486的中斷源
7.3.2 中斷和異常的識別
7.3.380486中斷和異常的處理
7.3.480486實模式下的中斷
7.3.580486保護模式下的中斷和異常
7.3.6 虛擬8086模式下的中斷/異常
7.4 可程式中斷控制器8259A
7.4.18259A的結構和功能
7.4.28259A的編程
7.4.38259A的工作方式
7.5 X86系列微機的硬中斷控制邏輯
7.5.1 IBM PC/XT的中斷控制電路
7.5.2386/486微機的硬中斷控制系統
7.6 中斷調用
7.6.1 BIOS功能調用
7.6.2 DOS功能調用
習題與思考題
第八章 可程式通用接口晶片
8.1 接口晶片的功能與分類
8.2 並行I/O接口
8.2.18255A的基本性能
8.2.28255A的內部結構
8.2.38255A的引腳特性和外部連線
8.2.48255A的控制字
8.2.58255A的工作方式
8.2.68255A套用舉例
8.3 可程式計數/定時器8253/8254
8.3.18253基本功能和工作原理
8.3.28253的內部結構
8.3.38253的引腳及讀寫操作選擇
8.3.48253的控制字
8.3.58253的工作方式
8.3.68253套用舉例
8.3.78254與8253的比較
8.4 串列通信接口
8.4.1 串列接口及串列通信協定
8.4.2 串列通信的物理標準
8.4.3 可程式串列異步通信8250
習題與思考題
第九章 微型計算機套用技術
9.1 單片機與嵌入式系統
9.1.1 微控制器
9.1.2 嵌入式系統
9.1.3 單片機的套用模式
9.1.4 單片機種類與供應狀態
9.2 EDA與可程式ASIC設計技術
9.2.1 EDA概述
9.2.2 可程式ASIC設計技術
9.3 計算機通信與網路
9.3.1 計算機通信
9.3.2 計算機網路
9.4 微機在測控系統中的套用
9.4.1 計算機測控系統的一般結構
9.4.2 測控系統對計算機的要求
9.4.3 計算機測控系統的設計與開發
9.4.4 微機在開環控制系統中的套用
9.4.5 微機在閉環控制系統中的套用
附錄1 ASCⅡ碼
附錄2 調試程式DEBUG
附錄38086指令對標誌位的影響
附錄480X86指令系統
參考文獻

相關詞條

熱門詞條

聯絡我們