謝永樂(電子科技大學自動化工程學院教授)

謝永樂(電子科技大學自動化工程學院教授)

本詞條是多義詞,共2個義項
更多義項 ▼ 收起列表 ▲

謝永樂 ,男,1969年11月生,工學博士,電子科技大學自動化工程學院教授,博士生導師,入選教育部新世紀優秀人才。

基本介紹

  • 姓名:謝永樂
  • 國籍:中國
  • 出生日期:1969年11月
  • 職業:博士生導師
  • 畢業院校:浙江大學
  • 主要成就:入選教育部新世紀優秀人才
簡介,成就,經歷,主要研究方向,主要業績,講授課程,複變函數,主要論著,

簡介

1995年4月在浙江大學獲工學碩士學位後進入四川大學,2000年考入電子科技大學攻讀博士學位,2003年獲博士學位後留校工作。

成就

2003年以來,主持國家自然科學基金3項,主持國家“高技術研究發展計畫”(“863”)項目1項,主持總裝備部國防重點基金項目1項,主持總裝備部國防項目4項,另參與總裝國防項目和省科技攻關項目等多項。現主持在研國家級和部省級科研項目3項。近年來在科研中所提出的基於多域、多特徵提取的模擬積體電路故障診斷方法、對複雜電子系統實施層次型可測性設計和可診斷性設計的新方法,以及將動態可重構技術用於電子系統的可信性實現等創新性方法得到了國內外同行的認可和好評。出版國家級精品課程“電子測量原理”配套教材1部(2004年)。在國內外刊物上發表學術論文90餘篇,其中被SCI/EI收錄60餘篇。承擔本科生課程“信號與系統”、“複變函數”和博士研究生課程“數模混合信號積體電路測試理論與技術”。研究方向:超大規模積體電路(VLSI)測試、電子系統的故障診斷與預測、可信電子系統。
謝永樂謝永樂

經歷

1995年4月在浙江大學獲工學碩士學位後進入四川大學
2000年2月考入電子科技大學自動化工程學院“測試計量技術與儀器”專業攻讀博士學位,主攻方向為“大規模積體電路測試與可測性設計”,
2003年6月獲工學博士學位後留校。

主要研究方向

超大規模積體電路(VLSI)測試、電子系統的故障診斷與預測、可信電子系統。

主要業績

2003年以來,主持國家自然科學基金3項,主持國家“高技術研究發展計畫”(“863”)項目1項,主持總裝備部國防重點基金項目1項,主持總裝備部國防項目4項,另參與總裝國防項目和省科技攻關項目等多項。
現主持在研國家級和部省級科研項目3項。近年來在科研中所提出的基於多域、多特徵提取的模擬積體電路故障診斷方法、對複雜電子系統實施層次型可測性設計和可診斷性設計的新方法,以及將動態可重構技術用於電子系統的可信性實現等創新性方法得到了國內外同行的認可和好評。出版國家級精品課程“電子測量原理”配套教材1部(2004年)。

講授課程

承擔本科生課程“信號與系統”、“

複變函數

”和博士研究生課程“數模混合信號積體電路測試理論與技術”。

主要論著

在國內外刊物上發表學術論文90餘篇,其中被SCI/EI收錄60餘篇。
陣列乘法器通路時延故障的內建自測試,《電子與信息學報》2009年 第1期
時延故障低成本單跳變測試序列生成器(英文),《四川大學學報:工程科學版》2008年 第4期
並行前置樹型加法器的通路時延故障測試,《電子測量與儀器學報》2008年 第4期
套用Elman網路最佳化非線性模擬電路測試激勵《電子科技大學學報》2008年 第4期
基於嚴格優先權的iSLIP算法及其性能分析,《科技創新導報》2008年 第8期
具有鄰域子空間的電路模組的高效測試生成,《微電子學》2008年 第3期
基於布爾可滿足性的層次化通路時延故障測試,《電子測量與儀器學報》2008年 第3期
套用Elman網路最佳化非線性模擬電路測試激勵,《電子科技大學學報》2008年 第4期
並行前置樹型加法器的通路時延故障測試,《電子測量與儀器學報》2008年 第4期
時延故障低成本單跳變測試序列生成器(英文),《四川大學學報:工程科學版》2008年 第4期
FFT處理器的一種掃描內建自測試方案,《儀器儀表學報》2008年 第2期
模擬積體電路參數型故障定位方法,《半導體學報》2008年 第3期
累加器實現的時延故障單跳變測試序列生成,《電子科技大學學報》2008年 第2期
高速數字電路中信號反射的分析及解決方案,《中國測試技術》2007年 第1期
IIR濾波器的測試及可測性設計,《計算機輔助設計與圖形學學報》2007年 第2期
故障診斷中基於神經網路的特徵提取方法研究,《儀器儀表學報》2007年 第1期
基於非線性電路頻域核估計和神經網路的故障診斷,《控制與決策》2007年 第4期
基於徑向基函式神經網路的模擬/混合電路故障診斷,《電路與系統學報》2007年 第2期
FFT處理器的算術測試與可測性設計,《儀器儀表學報》2007年 第4期
雷達故障診斷測試系統分層化建模,《電子測量與儀器學報》2007年 第2期
基於加法生成器的低功耗測試,《儀器儀表學報》2007年 第5期
基於遺傳算法的模擬電路故障診斷激勵最佳化,《測控技術》2007年 第6期
DF-FPDLMS自適應濾波器的可測性設計與測試,《電子科技大學學報》2007年 第4期
進位保留陣列乘法器的一種內建自測試,《電子科技大學學報》2007年 第4期
學習策略實現的條件和加法器通路時延故障測試生成,《儀器儀表學報》2007年 第9期
基於交叉算法的神經網路模擬電路特性分析,《電子測量與儀器學報》2007年 第3期
DSP控制直流電動機的嵌入式軟體設計,《中國測試技術》2007年 第6期
基於神經網路信息融合技術的模擬電路故障診斷,《電路與系統學報》2007年 第5期
模擬VLSI測試的小波濾波器組方法,《計算機輔助設計與圖形學學報》2007年 第11期
VLSI中加法器的一種高效自測試設計,《計算機輔助設計與圖形學學報》2007年 第11期
模擬VLSI電路故障診斷的相關分析法,《半導體學報》2007年 第12期
VLSI流水化格型數字濾波器的內建自測試,《電子學報》2007年 第11期
基於累加器的時延故障單跳變測試序列生成,《電子測量與儀器學報》2007年 第6期
模擬VLSI電路故障診斷的子帶特徵提取方法,《四川大學學報:工程科學版》2007年 第5期
Elman神經網路在非線性模擬電路故障診斷中的套用,《電子測量技術》2007年 第12期
數字IP芯核的多特徵比較內建自測試方法,《四川大學學報:工程科學版》2006年 第6期
系統晶片的可測性設計與測試,《微電子學》2006年 第6期
Volterra核的測量及在非線性模擬電路測試中的套用,《控制與決策》2006年 第10期
基於SVIC編碼的SOC測試數據壓縮,《電子測量與儀器學報》2006年 第1期
數字積體電路的混合模式內建自測試方法,《儀器儀表學報》2006年 第4期
利用內插最佳化技術解決諧波檢測小波混疊,《電力系統自動化》2005年 第5期
基於動態電源電流測試的模擬電路故障診斷,《系統工程與電子技術》2005年 第3期
使用重複播種和Golomb編碼的二維測試數據壓縮,《計算機輔助設計與圖形學學報》2005年 第3期
IP芯核測試回響的零混疊空間壓縮,《儀器儀表學報》2005年 第4期
模擬電路故障診斷中線性組合矩陣的最簡形式,《系統工程與電子技術》2005年 第5期
減少數字積體電路測試時間的掃描鏈配置,《儀器儀表學報》2005年 第5期
多層感知機在模擬/混合電路故障診斷中的套用,《儀器儀表學報》2005年 第6期
減少SOC測試時間的測試結構配置與規劃,《儀器儀表學報》2005年 第8期
基於小波-神經網路的模擬電路IDDT故障診斷,《儀器儀表學報》2005年 第11期
基於變移霍夫曼編碼的SOC測試數據壓縮,《儀器儀表學報》2005年 第11期
基於主元分析與神經網路的模擬電路故障診斷,電子測量與儀器學報》2005年 第5期
基於導納矩陣分解的非線性電路故障診斷,《儀器儀表學報》2005年 第12期
模擬積體電路的測試節點選擇,《電子與信息學報》2004年 第4期
基於微分靈敏度計算的模擬積體電路故障定位,《儀器儀表學報》2004年 第6期
小波子空間採樣特性用於信號A/D轉換非線性誤差分析,《四川大學學報:工程科學版》2004年 第1期
一種新的模擬積體電路輸出參數測試方法,《儀器儀表學報》2004年 第6期
數字電路可控性算法和C 程式實現,《電子測量與儀器學報》2004年 第z1期
數字積體電路可測性分析的一種軟體實現,《電子測量與儀器學報》2004年 第z1期
數字電路BST的測試矢量預裝和回響提取,《電子測量與儀器學報》2004年 第z2期
數字系統單加權集下隨機測試生成方法,《計算機輔助設計與圖形學學報》2002年 第5期
數字電路多加權集隨機測試生成方法,《計算機輔助設計與圖形學學報》2002年 第6期
基於確定性測試集的數字積體電路隨機測試,《儀器儀表學報》2002年 第6期
小波變換用於脈衝輸出光柵的分形信號處理,《儀器儀表學報》2002年 第6期

相關詞條

熱門詞條

聯絡我們