駱祖瑩

駱祖瑩博士,現為北京師範大學副教授。2002年畢業於清華大學自動化系,2002-2005期間,先後在清華大學計算機系和多倫多大學電子工程與計算機系、從事博士後研究,2005年9月到北京師範大學信息科學與技術學院任教。現從事低功耗設計、高性能計算、虛擬教育等領域的研究。他是計算機學會(CCF)高級會員(E20-0008880S),CCF計算機輔助設計與計算機圖形學專業委員會常務委員,擔任《計算機輔助設計與計算機圖形學學報》責任編委,《電子學報》等多家高水平學術刊物的審稿人。到目前為止,主持863課題1項、自然基金面上項目3項,共發表研究論文100篇,SCI檢索論文14篇,EI檢索論文38篇。

基本介紹

  • 中文名:駱祖瑩
  • 國籍:中國
  • 職業:北京師範大學副教授
  • 畢業院校:清華大學
研究領域,科研項目,論文與專著,

研究領域

研究領域:低功耗設計、電熱分析、高性能計算
駱祖瑩
研究概況:
目前主要從事高性能計算及其在電熱綜合分析與最佳化中的套用理論研究,包括:基於CUDA+OpenMP+MPI編程的GPU集群大規模並行計算、考慮功耗+溫度+電壓相互影響的電熱綜合分析、電熱綜合最佳化、面向多核3D晶片系統的實時功耗溫度管理等。

科研項目

1)國家科技部863課題
“多處理器片上系統運行中低功耗關鍵技術研究” ,863專題課題2009AA01Z126,負責人。
2)國家自然基金
“基於GPU集群層次式並行計算的3D晶片電熱綜合分析與綜合最佳化” 國家自然科學基金會 (NSFC)No.61274033, 2013-2016,項目負責人。
“基於資源標籤交換的無線網路端到端能效管理策略研究” 國家自然科學基金會 (NSFC)No.61271198, 2013-2016,(與北京信息科技大學周金和教授聯合申請)。
“基於單點SOR方法的高性能晶片電熱統計分析算法研究”國家自然科學基金會 (NSFC)No. 60876025,2009-2011,項目負責人。
“面向SOC低功耗物理設計的方法研究”國家自然科學基金會(NSFC)No. 60476014, 2005-2008(與清華大學蔡懿慈教授聯合申請)。
3)國家重點實驗室開放項目
“CMOS電路版圖級時延模擬算法”,中國科學院計算技術研究所計算機系統結構重點實驗室,2006年度,負責人。
4)中國博士後研究基金
“多閾值CMOS電路漏電流快速估計算法的研究” 023250003#,2003年,負責人。

論文與專著

自1999年5月從事積體電路低功耗設計與物理設計以來,共發表論文100篇,包括15篇英文雜誌論文、14篇中文雜誌論文、14篇國際會議論文、9篇國內會議論文,其中SCI檢索論文7篇、EI檢索論文21篇、ISTP檢索論文15篇。全部論文如下:
SCI論文(7篇)
1. Zuying Luo, Guoxing Zhao, Sheldon X.D. Tan, Jeffrey Fan, EfficientPre-conditional Single-Node SOR Method of Statistical 3D ThermalAnalysis for Hot Spots, Chinese Journal of Electronics, 2012, 21(1): pp47-52, SCI: 884QK
2. Zuying Luo, Guoxing Zhao, Joseph A. Gordon, Sheldon X.D. Tan, LocalizedRelaxation Theory of Circuits and its Applications in Electro-thermal Analyses,SCIENCE CHINA Information Sciences, 2012, 55(4): 938-950,SCI: 909MI
3. Wenjian Yu, Qingqing Zhang, Zuochang Ye,Zuying Luo, “Efficient statistical capacitance extraction of nanometerinterconnects considering the on-chip line edge roughness,” MicroelectronicsReliability, 2012, 52(4): pp. 704-710, SCI檢索: 912QD
4. Zuying Luo, Tan SXD. Efficient Statistical Analysis Method ofPower/Ground(P/G) Network. Progress inNatural Science, Feb.2008, 18(2): 189-196, SCI:104ZV
5. Zuying Luo, YiciCai, Sheldon X.-D. Tan, and et al. Time-domainAnalysis Methodology for Large-scale RLC Circuits and Its Applications. Science in China F Series, Dec.2006, 49(5):665-680(《中國科學》為SCI全文收錄),作者單位為北京師範大學信息學院。(SCI:104ZV)
6. ZuyingLuo,Yinghua Min, Shiyuan Yang, Xiaowei Li. The Monotonic Increasing Relationship between Average Powers of CMOSVLSI Circuits With and Without Delayand its Applications. Science in China F Series, Dec.2002,45(6):401-415。(SCI:621 NP)
7. JingjingFu, Zuying Luo, Xianlong Hong, YiciCai, Sheldon X.-D Tan, Zhu Pan, A Fast Decoupling Capacitor Budgeting Algorithmfor Robust On-Chip Power Delivery, IEICE Transactions on Fundamentals of Electronics, Communications andComputer Sciences, 2004, E87A(12):3273-3280.(SCI:880GP)
8. JingjingFu, Zuying Luo, Xianlong Hong, YiciCai, Sheldon X.-D. Tan, Zhu Pan, Simultaneous wire sizing and decouplingcapacitance budgeting for robust on-chip power delivery, Lecture Notes inComputer Science (LNCS) 3254—Integrated Circuits and System Design, Santorini,Greece, 2004:433-441.(SCI:BAX31)
9. YongjunXu, Zuying Luo, XiaoweiLi, Lijian, Xianlong Hong. Li. Leakage Current Estimation of CMOS Circuit withStack Effect Considered. Journal of Computer Science and Technology, 2004, 19(5): 708-717.(SCI:857RY)
10. WeikunGao, Sheldon X.-D Tan, Zuying Luo, XianlongHong. Partial RandomWalks For Transient Analysis of Large Power Distribution Networks. IEICE Transactions on Fundamentals of Electronics, Communications and ComputerScience, vol. E87-A, No. 12 pp. 3265-3272, December 2004. SCI:880GP)
11. JinShi, Yici Cai, Zuying Luo,Xianlong Hong. Fast Reduction andReconstruction Strategy in Analyzing Power/Ground Network with Mesh and TreeStructure. Journal of Computer Science andTechnology, 2005, 20(2): 224-230. (SCI:910GN)
12. Xiaohai Wu, Xianlong Hong, Yici Cai, Zuying Luo, Chung-Kuan Cheng, JunGu and Wayne Dai. Area Minimization ofPower Distribution Network Using Efficient Nonlinear Programming Techniques. IEEE Transaction on CAD, July 2004, 23(7): 1086-1094.(SCI:832OV)
13. YiciCai, Jingjing Fu, Xianlong Hong, Sheldon X.-D Tan, Zuying Luo. Power/ground network optimizationconsidering decap leakage currents。 IEEE Transaction on CAS II-Express Briefs, Oct.2006, 53 (10):1012-1016 (SCI:097HU)
14. Zuying Luo, Sheldon X.-D Tan. EfficientStatistical Analysis Method of Power/Ground(P/G) Network. Progress in Natural Science, Feb.2008, 18(2):189-196, SCI:104ZV
32篇國內雜誌論文(17篇EI檢索)
1. 駱祖瑩,閔應驊,楊士元,李曉維. CMOS電路無時延平均功耗和有時延平均功耗之間的單調遞增關係及其套用. 中國科學E輯,2003年2月,33(2): 174-185
2. 駱祖瑩,閔應驊,楊士元. 用於CMOS電路平均功耗快速模擬的輸入向量對序列壓縮方法:理論與實踐. 計算機學報,2001,24(10): 1034-1043
3. 駱祖瑩,閔應驊,楊士元. 一種新的CMOS電路最大功耗估計方法. 計算機研究與發展,2001,24(12):1418-1422
4. 駱祖瑩,閔應驊,楊士元. 一種新的CMOS組合電路最大功耗快速模擬方法. 計算機輔助設計與圖形學學報,2001,13(7):577-581
5. 駱祖瑩,李曉維,楊士元. 異或門低功耗最佳化展開的新方法. 計算機輔助設計與圖形學學報,2003.1,15(1):107-110
6. 駱祖瑩,李曉維,洪先龍. 測試向量中未確定位對測試功耗最佳化的影響. 微電子學與計算機,2003.2,20(2):52-55.
7. 駱祖瑩,閔應驊,楊士元,李曉維. CMOS電路最大功耗宏模型. 計算機輔助設計與圖形學學報. 2003.9, 15(9): 1118-1121
8. 徐勇軍駱祖瑩李曉維李華偉. 雙閾值CMOS電路靜態功耗最佳化. 計算機輔助設計與圖形學學報. 2003.3, 15(3): 264-269
9. 李曉維、李華偉、駱祖瑩、閔應驊. 降低時延測試功耗的有效方法. 計算機輔助設計與圖形學學報. 2002.8, 14(8): 738-742.
10. 徐勇軍駱祖瑩李曉維. 冒險共振現象及其在CMOS電路最大功耗估計中的套用. 微電子學與計算機. 2003.5,20(5): 28-32
11. 徐勇軍、韓銀和、駱祖瑩、李曉維. 基於遺傳算法的最大開啟電流估計. 計算機學報,2004.2,27(2): 186-191
12. 徐勇軍陳治國駱祖瑩李曉維. 深亞微米CMOS電路漏電流快速模擬器. 計算機研究與發展. 2004.5, 41(5): 880-885
13. 駱祖瑩,王國璞,蔡懿慈,洪先龍,†Sheldon,X.-D. Tan. 基於部分隨機行走的電源線/地線(P/G)網路快速求解算法. 計算機輔助設計與圖形學學報. 2004.11, 16(11): 68-74
14. 蔡懿慈,潘著,駱祖瑩,洪先龍,†Sheldon,X.-D. Tan.基於幾何多格線技術的RLC電源線/地線網的瞬態模擬算法術. 計算機輔助設計與圖形學學報.2005.4, 17(4): 33-38
15. 徐勇軍,陳靜華,駱祖瑩,李曉維. CMOS電路動靜態功耗協同分析. 計算機工程, 2006.5, 32(10): 231-233
16. 駱祖瑩,鐘燕清. VLSI電晶體級時延模擬方法. 計算機輔助設計與圖形學學報. 2006.12, 18(12):1855-1860(作者單位為北京師範大學信息學院)
17. 駱祖瑩.電源線/地線網路高效統計分析方法. 自然科學進展, 科學基金雜誌社,2007.9, 17(9): 1287-1294
18. 駱祖瑩.晶片功耗與工藝參數變化:下一代積體電路設計的兩大挑戰. 計算機學報,科學出版社,2007.7,30(7):1054-1063
19. 駱祖瑩,潘月斗.電源線/地線網路單點SOR統計分析方法. 電子學報,電子出版社,2007.11,35(11):2043-2049
20. Zuying Luo. An EfficientStatistical Leakage Power Analysis Method(SLPA) for Function Blocks Considering All Process Variations. Tsinghua Science and Technology(清華大學學報英文版) ,清華大學出版社,2007.7,12(S1):67-72
21. 駱祖瑩,潘月斗.CMOS電路電晶體級功耗最佳化方法. 計算機研究與發展,科學出版社,2008,45(4): 734-740
22. 駱祖瑩.電熱分析研究的現狀與展望 .計算機輔助設計與圖形學學報,2009,21(9):1203-1211
23. 駱祖瑩,張於彬,余先川 .電源線/地線網路開路電阻單故障分析方法. 計算機研究與發展,科學出版社,2009,46(7):1234-1240
24. 駱祖瑩,張昌明,刑宵雄,甯青松,吳文川,基於電路壓縮的單開路故障快速分析算法。高技術通訊, 2009,19(11):1170-1175
25. 張昌明,駱祖瑩,基於電熱耦合效應的高處理器單元降溫降耗算法。微電子學與計算機, 2010,27(5): 162-165
26. 駱祖瑩,趙國興,周金和. ECO布局中的電源線/地線網路局部SOR分析方法 .計算機輔助設計與圖形學學報,2010,22(6): 921-926
27. 孫朝珊,黃琨,駱祖瑩,基於輸入向量控制的襯底偏置技術面積最佳化算法,計算機輔助設計與圖形學學報,2010,22(12):2237-2241
28. 駱祖瑩,雲計算安全性研究,信息網路安全,2011年第6期: 33-35
29. 駱祖瑩,韓銀和,趙國興,余先川,周明全,可熱擴展的三維並行散熱集成方法:用於大規模並行計算的片上系統關鍵技術,計算機學報,2011.4, 34(4): 717-728
30. 駱祖瑩,趙國興,局部電路鬆弛理論及其在電熱分析中的套用,中國科學信息科學,2011.10,41(10): pp1283-1296,DOI: ISSN: 1674-7267 CN: 11-5846/TP
31. 趙國興,駱祖瑩,黃琨,唐亮, 考慮電壓/溫度變化的電熱綜合分析及其並行加速技術, 計算機學報,2013.4, 36(4): 747 - 756,
32. 唐亮,駱祖瑩,趙國興,楊旭,利於GPU計算具有線性並行度的P/G網SOR求解算法,計算機研究與發展,計算機研究與發展,科學出版社,2013,50(7):

相關詞條

熱門詞條

聯絡我們