視頻圖像編碼VLSI設計

視頻圖像編碼VLSI設計

《視頻圖像編碼VLSI設計》是2014年清華大學出版社出版的圖書,作者是曹喜信、彭春乾。

基本介紹

  • 書名:視頻圖像編碼VLSI設計
  • 作者:曹喜信 彭春乾
  • ISBN:9787302322092
  • 定價:32元
  • 出版社:清華大學出版社
  • 裝幀:平裝
圖書簡介,圖書目錄,

圖書簡介

本書主要介紹高效的視頻圖像編解碼VLSI設計技術,內容包括視頻圖像編碼標準、編碼硬體發展現狀,視頻壓縮編碼基本技術及其VLSI設計,視頻圖像編碼標準關鍵技術分析,基於宏塊流水的H.264及AVS 系統架構設計,視頻編碼器的關鍵功能模組VLSI結構設計,視頻編解碼VLSI設計流程以及系統的綜合與驗證。
本書適合作為各大院校和研究所單位的博士生、碩士生或者高年級本科生積體電路設計課程的教科書,也可供涉及視頻編解碼標準DSP套用算法、結構或電路設計的專業人員參考

圖書目錄

第1章緒論
1.1引言
1.2視頻壓縮編碼的必要性和可行性
1.3視頻壓縮編碼要求與圖像質量評定體系
1.3.1視頻壓縮編碼的要求
1.3.2圖像質量評價體系
1.3.3視頻壓縮系統評價指標
1.4視頻壓縮編碼標準的發展
1.5視頻編碼技術的發展
1.5.1視頻編解碼技術發展
1.5.2視頻編解碼預處理技術進展
1.5.3碼率控制技術進展
1.5.4視頻編解碼技術產業化進展
1.6視頻編碼硬體發展現狀
1.6.1視頻編解碼硬體設計進展
1.6.2視頻圖像編解碼晶片的設計特點
1.6.3視頻圖像編解碼器系統架構設計
1.6.4視頻圖像編解碼硬體ASIC設計
1.6.5視頻編解碼晶片解決方案
1.7本書的結構
第2章視頻壓縮編碼基本技術及其VLSI設計
2.1彩色視頻子採樣技術
2.1.1RGB彩色視頻格式
2.1.2YUV彩色視頻格式
2.1.3基於YUV彩色視頻子採樣格式
2.1.4YUV子採樣技術對視頻編碼VLSI設計的影響
2.2DCT變換編碼及其VLSI結構設計
2.2.1二維DCT的基本算法
2.2.2二維DCT行列分離算法與行列轉換結構
2.2.3DCT分散式算法
2.2.4基於係數分散式算法最佳化的8×8 DCT 結構設計
2.2.5實數DCT與IDCT失配問題
2.2.6H.264 4×4整數DCT及其結構設計
2.3基於塊的預測編碼技術及其VLSI結構設計
2.3.1預測編碼的基本概念
2.3.2基於塊平移的運動估計和補償方法
2.3.3運動矢量估計算法及其VLSI結構設計
2.3.4分數插值算法及VLSI結構設計
2.3.5塊匹配搜尋算法及其對塊匹配ASIC結構的影響
第3章視頻編碼標準關鍵技術分析
3.1H.264視頻編碼關鍵技術
3.1.1H.264視頻編解碼器的基本結構
3.1.2H.264的檔次和級
3.1.3H.264的塊尺寸可變技術
3.1.4H.264的多參考幀技術
3.1.5H.264的高精度的分數像素運動估計技術
3.1.6H.264的率失真拉格朗日模式判定技術
3.1.7H.264的多模式幀內預測技術
3.1.8H.264的自適用去塊效應濾波技術
3.1.9H.264的混合熵編碼技術
3.2AVS視頻編碼標準關鍵技術分析
3.2.1變換,量化技術
3.2.2幀內預測
3.2.3分數像素插值與幀間預測
3.2.4RD率失真最佳化
3.2.5環路濾波
3.2.6AVS 2DGOLOMB熵編碼
第4章基於宏塊的視頻編碼VLSI系統設計
4.1基於宏塊的H.264編碼VLSI系統設計
4.1.1視頻編碼系統實現方案與ASIC設計空間
4.1.2複雜軟體模型到硬體系統架構的映射方法和策略
4.1.3傳統的基於CPU平台硬體加速編碼系統
4.1.4基於宏塊的四級流水H.264/AVC編碼調度方案
4.1.5H.264編碼ASIC系統方案
4.1.6片外存儲器的組織
4.2基於宏塊的AVS編碼VLSI系統設計
4.2.1AVS視頻編碼SoC晶片整體方案
4.2.2總體結構的關鍵模組設計
第5章視頻編碼器關鍵功能模組VLSI結構設計
5.1H.264編碼器關鍵功能模組VLSI結構設計
5.1.1H.264中涉及的基本功能器件的硬體性能分析
5.1.2整數運動估計模組ASIC結構設計
5.1.3分數運動估計模組ASIC結構設計
5.1.4幀內預測和重構模組ASIC結構設計
5.1.5基於上下文可變長熵編碼模組ASIC結構設計
5.1.6去塊效應濾波模組ASIC結構設計
5.2AVS編碼器關鍵功能模組VLSI結構設計
5.2.1幀內預測和重構模組VLSI結構設計
5.2.2AVS熵編碼的硬體實現
5.2.3環路濾波器的硬體設計
5.2.4RD率失真最佳化VLSI結構設計
第6章H.264/AVS宏塊層編碼器的綜合與驗證
6.1視頻編碼晶片設計
6.1.1視頻編解碼晶片設計流程
6.1.2RTL級設計與FPGA驗證
6.2視頻編解碼SoC晶片的驗證系統設計
6.2.1硬體架構設計
6.2.2C模型的設計
6.2.3獨立驗證系統的設計
6.2.4全晶片驗證
參考文獻

相關詞條

熱門詞條

聯絡我們